运算器
全加器(FA)
实现一位二进制的加减法
- 加法单元
全加器有三个输入量(两个操作数和一个低位进位数,两个输出量(结果和进位数)
- 数字逻辑
- 真值表
- 逻辑公式
- 公式化简或转换
- 由公式写出电路图
加法器
实现八位加法
串行加法器
1 个 FA 进行 n 步计算
最终结果在 A 内保存,B 被清零,进位的结果保存在 C。
并行加法器
n 个 FA 进行 1 步计算
进位链
进位线路结构:
- 串行进位
- 组内并行
- 组间并行
- 并行进位
速度从上到下逐渐变快
实现一位二进制的加减法
全加器有三个输入量(两个操作数和一个低位进位数,两个输出量(结果和进位数)
实现八位加法
1 个 FA 进行 n 步计算
最终结果在 A 内保存,B 被清零,进位的结果保存在 C。
n 个 FA 进行 1 步计算
进位链
进位线路结构:
速度从上到下逐渐变快